طراحی و شبیه سازی مدار بازیافت پالس ساعت و اطلاعات نیم نرخ 5/2 گیگابیت در ثانیه

پایان نامه
  • وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران - دانشکده مهندسی برق
  • نویسنده فرشید سمیعی املشی
  • استاد راهنما ادیب ابریشمی فر
  • تعداد صفحات: ۱۵ صفحه ی اول
  • سال انتشار 1385
چکیده

با توجه به توسعه روز افزون صنایع نیمه هادی کارایی آی سی ها پیشرفت چشمگیری داشته است. یکی از زمینه هایی که نیمه هادی ها در آن کاربرد ویژه دارند صنایع مخابرات و انتقال داده ها می باشد. در حالیکه در سال های قبل از وسایل مسی به سختی می تونستیم سرعت انتقال اطلاعات را افزایش دهیم. اما امروزه با اختراع فیبر نوری سرعت انتقال اطلاعات به میزان چشم گیری افزایش یافته و در نتیجه نیاز به مدارهای گیرنده و فرستنده با سرعت های بالا در مخابرات کاملا احساس می شود. مدارهای بازیافت پالس سرعت یکیی از اجزای اصلی گیرنده های نوری هستندآن ها پالس ساعت را از اطلاعات تخریب شده د=دریافتی استخراج می کنند و سپس با استفاده از پالس ساعت بدست آمده اطلاعات را بازسازی کرده و آن را به صورت تمیز بیرون می دهند. وظیفه اصلی مدار بازیافت پالس ساعت استخراج پالس ساعت با جیتر کم است. البته در ضمن توان مصرفی و سطح مصرفی مدار نیز باید کاهش یابد. با پیشرفت تکنولوژی فرکانس پالس ساعت و نرخ اطلاعات در مدارهای امروزی روز به روز افزایش می یابد و این امر طراحی مدارهای بازیافت پالس ساعت را مشکل تر می کند. در این پروژه به طراحی و شبیه سازی یک مدار بازیافت پالس ساعت و اطلاعات ----- 5/2 پرداخته ایم. برای کاهش فرکانس کار بلوک های مدار از تکنیک نیم نرخ استفاد ه شده است که فرکانس کار اسیلاتور و مدار آشکارساز فاز را به نصف کاهش می دهد. با کاهش فرکانس کار بلوک های مدار، طراحی آن ها بسیار آسانتر شده و همچنین جیتر خروجی آسیلاتور کاهش و عملکرد آن بسیار بهبود می یابد. برای طراحی اسیلاتور از سلول تاخیر درون یاب استفاده شده و روشی ساده برای طراحی این سلول ارایه شده است. همچنین روشی ریاضی برای تخمین جیتر در خروجی اسیلاتوری که از سلول تاخیر درون یاب استفاده می کند ارایه شده است. برای طراحی قسمت های دیجیتال مدار آشکارساز فاز از منطق مد جریان که یکی از سریعترین منطق ها در مدارهای مجتمع دیجیتال است استفاده شده که عملکرد مدار آشکارساز فاز را از نظر تاخیر بهینه می کند. همچنین روشی برای طراحی بهینه گیت های دیجیتال مدار آشکارساز فاز ارایه شده است.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی و شبیه سازی مدار مجتمع بازیابی پالس ساعت و داده در نرخ 5 گیگابیت بر ثانیه با روش قفل فاز سریع برای گیرنده‌های مخابراتی پر سرعت

در این مقاله به طراحی و شبیه سازی یک مدار مجتمع بازیابی ساعت و داده­ی سریع با نرخ داده­ی 5 گیگابیت برثانیه با روش فاز میانی پرداخته شده است. مدارهای بازیابی پالس ساعت و داده از اهمیت ویژه­ای در مخابرات نوری برخوردار هستند و در گیرنده­های پرسرعت نقش کلیدی دارند. مدار پیشنهادی با به کارگیری روش فاز میانی و با استفاده از فناوری سی ماس18/0 میکرومتر در شبیه ساز ADS طراحی و شبیه ‌سازی ‌شده است. نتایج...

متن کامل

Degenerate Four Wave Mixing in Photonic Crystal Fibers

In this study, Four Wave Mixing (FWM) characteristics in photonic crystal fibers are investigated. The effect of channel spacing, phase mismatching, and fiber length on FWM efficiency have been studied. The variation of idler frequency which obtained by this technique with pumping and signal wavelengths has been discussed. The effect of fiber dispersion has been taken into account; we obtain th...

متن کامل

شبیه سازی و بهینه سازی مدار آسیاکنی شرکت روی تیران

امروزه شبیه سازی، ابزار بسیار مناسبی جهت بررسی فرآیندهای یک کارخانه است. در این پژوهش مدار آسیاکنی شرکت روی تیران به کمک نرم افزار ‌BMCS شبیه سازی شد. مدار آسیاکنی این شرکت دارای دو آسیای گلوله ای است که آسیای گلوله ای اول در مدار باز و دیگری در مدار بسته با هیدروسیکلون است. سرریز هیدروسیکلون به عنوان محصول مدار آسیاکنی شناخته می شود. پس از بررسی اولیه ی مدار این شرکت مشخص شد که بالا بودن انداز...

متن کامل

طراحی و تحلیل مدار سازنده فرکانس ( پالس های ساعت ) در بازه فرکانسی امواج میلی متری

این پایان نامه یک معماری جدید را برای سازنده فرکانس بالا و عمدتاً با تمرکز در محدوده فرکانسی 60 گیگاهرتز پیشنهاد می کند. این معماری شامل یک حلقه فاز قفل شده(pll) همراه با یک نوسان ساز با تزریق قفل شده(ilo) است. به منظور تولید پالس های باریک و کاهش نسبت ضرب نوسان ساز با تزریق قفل شده(ilo) ، یک حلقه تاخیر قفل شده(dll) همراه با یک مولد پالس استفاده شده است. از خط تاخیری پسیو قرار گرفته در بالای اسی...

طراحی، شبیه ‏سازی و پیاده‌سازی یک مبدل بوست سه ‏سطحی بهره بالا با سلف کوپل‌شده و مدار کلمپ پسیو

پیشرفت‌های اخیر در منابع انرژی تجدیدپذیر نیاز به مبدل‏های DC-DC بهره بالا و بازده بالا را ایجاد کرده است. این نیازها عمدتاً از طریق استفاده از ترانسفورمرهای فرکانس بالا برای دستیابی به بهره‏ی مورد نیاز و مطلوب برآورده می‏شود. راه‏حل‏های الکترونیک قدرتی مبتنی بر پیکربندی‏های چند مبدله، راه‏حل‏های مقرون به صرفه‏ای را توسط تلفیق تعدادی از اجزا در توان ورودی و خروجی فراهم می‏کند. در این مقاله در ابت...

متن کامل

طراحی، شبیه ‏سازی و پیاده‌سازی یک مبدل بوست سه ‏سطحی بهره بالا با سلف کوپل‌شده و مدار کلمپ پسیو

پیشرفت‌های اخیر در منابع انرژی تجدیدپذیر نیاز به مبدل‏های DC-DC بهره بالا و بازده بالا را ایجاد کرده است. این نیازها عمدتاً از طریق استفاده از ترانسفورمرهای فرکانس بالا برای دستیابی به بهره‏ی مورد نیاز و مطلوب برآورده می‏شود. راه‏حل‏های الکترونیک قدرتی مبتنی بر پیکربندی‏های چند مبدله، راه‏حل‏های مقرون به صرفه‏ای را توسط تلفیق تعدادی از اجزا در توان ورودی و خروجی فراهم می‏کند. در این مقاله در ابت...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران - دانشکده مهندسی برق

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023